# Universidade de Brasília Departamento de Engenharia Elétrica

# Relatório do Experimento 2

Laboratório de Sistemas Digitais

Autor: Henrique Morcelles Salum Matrícula: 232003008

Brasília, 21 de outubro de 2024

# Sumário

| 1 | Introdução | 2  |
|---|------------|----|
| 2 | Teoria     | 2  |
| 3 | Códigos    | 4  |
| 4 | Compilação | 9  |
| 5 | Simulação  | 9  |
| 6 | Análise    | 10 |
| 7 | Conclusão  | 12 |

## 1 Introdução

Este experimento é composto por duas tarefas, em ambas, deve-se implementar funções booleanas com VHDL e simular os circuitos lógicos implementados por meio do software ModelSim, da Intel. As especificidades de cada tarefa serão exploradas a seguir.

Na primeira, implementa-se um somador completo. Um somador completo é um circuito lógico combinacional que realiza a soma de três bits: dois bits de entrada, A e B, e um bit adicional, C (tipicamente chamado de  $C_{in}$ , carry-in), que representa o "vai-um" (carry-out) de uma operação anterior. Ele gera duas saídas: S, o resultado da soma dos três bits, e T (tipicamente chamado de  $C_{out}$ , carry-out), o "vai-um" que pode ser gerado por essa soma. Para isso, definimos na entidade somador Completo os sinais de entrada A, B e  $C_{in}$  e os sinais de saída S e  $C_{out}$ , que concatenados representam a soma dos três bits de entrada - de acordo com as definições a seguir:

$$S = A \oplus B \oplus C_{in}$$
 
$$C_{out} = A \cdot B + A \cdot C_{in} + B \cdot C_{in}.$$

O valor dos sinais de saída são definidos na "architecture".

Na segunda (Questão 2), deve-se implementar um multiplexador de 4 para 1, utilizando dois vetores de entrada: S, de dois sinais e D, de quatro sinais. A saída é um sinal Y definido como segue:

$$Y = D_3 \cdot \overline{S_1} \cdot \overline{S_0} + D_2 \cdot \overline{S_1} \cdot S_0 + D_1 \cdot S_1 \cdot \overline{S_0} + D_0 \cdot S_1 \cdot S_0$$

#### 2 Teoria

O somador completo é uma função booleana usada para realizar a adição de dois números binários. Essa função tem três entradas binárias: os dois bits de uma posição específica na representação binária dos números somados e um terceiro bit, que representa o carry-in (por isso  $C_{in}$ ), que pode vir da adição em uma posição de ordem inferior (1 + 1 = 10, e "vai-um" para a soma na próxima posição), além de duas saídas: S, que representa o resultado da soma dos três bits de entrada e  $C_{out}$ , que representa o carry-out, o bit gerado para a adição na próxima posição do número binário (adição em que será o  $C_{in}$ ).



Figura 1: Representação do somador completo

Um multiplexador é um dispositivo digital que seleciona uma entre várias entradas de dados e a encaminha para uma única linha de saída. Essencialmente, o multiplexador atua como um "comutador" controlado por uma entrada de seleção, determinando qual sinal será encaminhado para a saída.

Para entender esse dispositivo, podemos separar as entradas entre entradas de dados, que são as entradas de informações a serem selecionadas, e as entradas de seleção, que são utilizadas para escolher qual das entradas de dados será enviada para a saída. O número de entradas de seleção pode ser calculado em função do número de entradas de dados pela função:

$$f(n) = \lceil \log_2 n \rceil$$

Nesse experimento, implementa-se, especificamente, um multiplexador 4 x 1, ou seja, com quatro entradas de dados e, consequentemente,  $\log_2 4=2$  entradas de seleção, além de um sinal de saída.

| $S_1$ | $S_0$ | Saída |
|-------|-------|-------|
| 0     | 0     | $D_3$ |
| 0     | 1     | $D_2$ |
| 1     | 0     | $D_1$ |
| 1     | 1     | $D_0$ |

 ${\bf Tabela\ 1:\ Tabela\ -verdade\ multiplexador\ 4x1}$ 



Figura 2: Representação do multiplexador 4 x 1

## 3 Códigos

Para implementar o somador completo descrito anteriormente, foi feito o código a seguir em VHDL:

```
library IEEE;
   use IEEE.std_logic_1164.all;
   entity somadorCompleto is
       port (
5
            A, B, Cin : in std_logic;
            S, Cout : out std_logic
       );
   end somadorCompleto;
10
   architecture main of somadorCompleto is
11
   begin
12
13
       S <= A xor B xor Cin;
14
       Cout <= (A and B) or (A and Cin) or (B and Cin);</pre>
15
16
```

```
end architecture main;
```

Código 1: Código para implementação do somador completo

Além do código acima, foi necessário implementar, também em VHDL, um testbench, para que se pudesse testar o comportamento e a funcionalidade do circuito digital projetado. Com ele, podemos gerar todas as combinações de sinais possíveis e analisar o comportamento do circuito sob cada um desses estímulos. O código para implementar esse testbench é o que segue:

```
library IEEE;
   use IEEE.std_logic_1164.all;
   entity tb_somadorCompleto is
   end tb_somadorCompleto;
   architecture main of tb_somadorCompleto is
        component somadorCompleto is
9
            port (
10
                 A, B, Cin : in std_logic;
11
                 S, Cout : out std_logic
12
            );
13
        end component somadorCompleto;
14
15
        signal A_tb : std_logic := '0';
16
        signal B_tb : std_logic := '0';
17
        signal Cin_tb : std_logic := '0';
18
        signal S_tb, Cout_tb : std_logic;
19
20
   begin
21
        instancia_somador : component somadorCompleto
22
23
            port map (
24
                 A \Rightarrow A_{tb}
25
                 B \Rightarrow B_{tb}
26
                 Cin => Cin_tb,
27
                 S \Rightarrow S_{tb}
28
                 Cout => Cout_tb
29
            );
30
```

```
31
32
        combinacoes : process
33
            variable i : integer := 1;
34
        begin
35
             if (i \mod 2) = 0 then
                 A_tb <= not A_tb;
37
             end if;
38
             if (i \mod 4) = 0 then
39
                 B_tb <= not B_tb;
40
             end if;
41
             if (i \mod 8) = 0 then
42
                 Cin_tb <= not Cin_tb;</pre>
43
             end if;
45
             i := i + 1;
46
             wait for 5 ns;
47
        end process combinacoes;
48
   end architecture main;
50
```

Código 2: Testbench para o somador completo

Como pode ser visto, nos códigos relativos ao somador completo, a abordagem foi bastante direta: a função foi implementada diretamente pela equação correspondente e o testbench gerou todas as oito possíveis combinações das três entradas. A abordagem para o multiplexador foi diferente, como será observado nos códigos subsequentes:

```
library IEEE;
use IEEE.std_logic_1164.all;

entity Mux4x1 is
   port (
        D : in std_logic_vector(0 to 3);
        S : in std_logic_vector(0 to 1);
        Y : out std_logic
   );
end entity Mux4x1;

architecture main of Mux4x1 is
```

```
13
   begin
14
15
        Y \le D(3) when (S = "00") else
16
             D(2) when (S = "10") else
17
             D(1) when (S = "01") else
             D(0) when (S = "11") else
19
             '-';
20
21
   end architecture main;
22
```

Código 3: Código para implementação do multiplexador 4x1

Aqui, ao invés de implementar a função pela equação correspondente, foi utilizada uma construção de controle de fluxo, em que apenas se definiu o comportamento do circuito para as combinações das entradas de seleção, além de se ter considerado apenas alguns valores (0 e 1) para elas, tratando as outras possibilidades (X, Z, H, ...) como dont't care (-). O testbench para esse circuito segue abaixo.

```
library IEEE;
   use IEEE.std_logic_1164.all;
   entity tb_Mux4x1 is
   end entity tb_Mux4x1;
5
   architecture main of tb_Mux4x1 is
       component Mux4x1 is
9
           port (
10
                D : in std_logic_vector(0 to 3);
11
                S : in std_logic_vector(0 to 1);
12
                Y : out std_logic
13
            );
14
       end component Mux4x1;
15
16
       signal D_tb : std_logic_vector(0 to 3) := (others => '1');
17
       signal S_tb : std_logic_vector(0 to 1) := (others => '0');
18
       signal Y_tb : std_logic;
19
20
   begin
21
```

```
22
         instancia_Mux4x1 : component Mux4x1
23
24
              port map (
25
                   D \Rightarrow D_{tb}
26
                   S \Rightarrow S_{tb}
27
                   Y \Rightarrow Y_tb
28
              );
29
30
              variable i : integer := 0;
31
         begin
32
              if i \neq 0 then
33
                   if (i \mod 2) = 0 then
34
                        S_{tb}(0) \le not S_{tb}(0);
35
                   end if;
36
                   if (i \mod 4) = 0 then
37
                        S_{tb}(1) \leq not S_{tb}(1);
38
                   end if;
39
              end if;
40
41
              i := i + 1;
42
              wait for 12.5 ns;
43
         end process estimulos;
44
         begin
46
              wait for 12.5 ns;
47
              case S_tb is
48
                   when "00" =>
49
                        D_{tb}(3) \leq not D_{tb}(3);
50
                   when "10" =>
51
                        D_tb(2) <= not D_tb(2);</pre>
52
                   when "01" =>
53
                        D_tb(1) <= not D_tb(1);</pre>
54
                   when "11" =>
                        D_{tb}(0) \leq not D_{tb}(0);
56
                   when others =>
57
                        D_tb <= D_tb;</pre>
58
              end case;
59
         end process;
60
```

```
end architecture main;
```

Código 4: Testbench para o multiplexador 4x1

Ao contrário do testbench anterior, aqui não são geradas todas as combinações possíveis dos sinais de entrada. Isso se deve à natureza do multiplexador: nele, é irrelevante a variação dos sinais não selecionados em um momento da simulação. Portanto, basta que se gere as combinações das entradas de seleção e se verifique se o sinal de saída corresponde à entrada de dados que deve ser selecionado por essa combinação. Para que essa simulação fosse mais completa, fez-se com que os sinais de dados selecionados em um momento da simulação assumissem os dois estados possíveis (0 e 1).

## 4 Compilação

Após escrever os códigos, é necessário compilá-los pelo ModelSim, para que se possa simular os circuitos lógicos. A seguir, estão as mensagens de compilação dos códigos apresentados acima, sem nenhum erro, como pode ser visto no terminal no canto inferior da figura.



Figura 3: Compilação do somador completo e seu testbench

# 5 Simulação

Após compilar com sucesso os códigos apresentados, deve-se utilizar o ModelSim para testar o funcionamento dos circuitos lógicos correspondentes a eles. Lá, pode-se utilizar a aba "Waves" para analisar o comportamento dos sinais de saída para cada combinação de valores dos sinais de entrada.

Seguem os prints dos resultados das simulações no ModelSim dos códigos apresentados anteriormente:



Figura 4: Simulação em forma de onda binária do somador completo



Figura 5: Simulação em forma de onda binária do multiplexador

## 6 Análise

Para analisar os resultados obtidos, precisamos apenas mover o cursor na aba "Wave" do ModelSim, assim, conseguimos analisar o valor dos sinais de saída para cada combinação de valores dos sinais de entrada e verificar se os resultados obtidos são os esperados.

A fio, estão exibidos os prints que denotam o comportamento dos sinais de saída para cada possível de estímulo de entrada para o circuito do somador completo.

| 🔷 А_tb    | 0 | ♦ A_tb    | 1 |
|-----------|---|-----------|---|
| ♦ B_tb    | 0 | → B_tb    | о |
| ◆ Cin_tb  | 0 | ◆ Cin_tb  | o |
| ♦ Cout_tb | 0 | ◆ Cout_tb | 0 |
|           | 0 | ♦ S_tb    | 1 |
| → A_tb    | 0 | → A_tb    | 1 |
| → B_tb    | 1 | → B_tb    | 1 |
| ✓ Cin_tb  | 0 | ♦ Cin_tb  | o |
| Cout_tb   | o | ♦ Cout_tb | 1 |
|           | 1 | S_tb      | 0 |
| → A_tb    | 0 | ◆ A_tb    | 1 |
| → B_tb    | 0 |           |   |
|           |   | B_tb      | 0 |
| Cin_tb    | 1 | Cin_tb    | 1 |
| Cout_tb   | 0 | Cout_tb   | 1 |
| ♦ S_tb    | 1 | ♦ S_tb    | 0 |
| ♦ A_tb    | 0 | ♦ A_tb    | 1 |
| ♦ B_tb    | 1 | ♦ B_tb    | 1 |
| ◆ Cin_tb  | 1 | ◆ Cin_tb  | 1 |
| ◆ Cout_tb | 1 | Cout_tb   | 1 |
| ♦ S_tb    | 0 | ♦ S_tb    | 1 |

Figura 6: Todas as combinações possíveis de entradas e as saídas correspondentes

Percebe-se que o comportamento está de acordo com o esperado: a concatenação das saídas  $C_{out}$  e S corresponde à soma dos bits de entrada A, B e  $C_{in}$ .

Para analisar os resultados para o multiplexador, observou-se o valor da saída Y para cada combinação das entradas de seleção, bem como para cada possível valor da entrada de dados selecionada por cada uma dessas combinações. Abaixo, estão exibidos os prints do comportamento do circuito simulado pelo ModelSim para cada uma dessas combinações. Perceba que cada linha representa uma combinação das entradas de seleção - portanto, uma entrada de dados selecionada - e cada coluna representa um valor para o sinal de entrada de dados selecionado.





Tabela 2: Saídas para todas as combinações das entradas de seleção e selecionadas

Nota-se, em especial, os sinais destacados em cada coluna - sempre o sinal de saída Y e o sinal de entrada selecionado  $D_n$ . É fácil perceber que aquele é igual a este para qualquer combinação das entradas de seleção e valor do sinal selecionado, ou seja, que a saída é igual ao sinal selecionado, como é, por definição, um multiplexador.

#### 7 Conclusão

Nesse experimento, simulou-se, com sucesso, dois dispositivos digitais de suma importância para a eletrônica digital: o somador completo e o multiplexador 4-para-1. No relatório, percebeu-se o sucesso do experimento e pôde-se analisar devidamente os resultados obtidos pelas simulações, por meio das quais foi possível analisar minuciosamente esses dois circuitos e o seu comportamento para cada estímulo possível.

Concluindo, não foram observadas discrepâncias entre o comportamento esperado e o observado, podendo-se concluir, portanto, o sucesso do experimento.